kenjiwn
(kenjiwn)

利用開始日: 2017/08/18

FPGA Engineer; RTL Design/Verification; Video Codec Expert; IEICE RECONF専門委員; Vivado/Vivado HLS/SDSoC/Quartus/Modelsim/Verilog HDL/H.264/H.265

2019

02/02

(土)

2018

02/17

(土)

13:00〜

申込済

FPGAエクストリーム・コンピューティング 第10回 終了

FPGAエクストリーム・コンピューティング

FPGAエクストリーム・コンピューティング 第10回

kazunori_279 kazunori_279

東京都中央区築地1丁目13−1 (ADK松竹スクエア13F)

155/95

2017

09/24

(日)

13:00〜

申込済

FPGAエクストリーム・コンピューティング 第9回 終了

FPGAエクストリーム・コンピューティング

FPGAエクストリーム・コンピューティング 第9回

kazunori_279 kazunori_279

東京都中央区築地1丁目13−1 (ADK松竹スクエア13F)

132/90